PowerQUICC
Ten artykuł od 2012-07 wymaga zweryfikowania podanych informacji.
Należy podać wiarygodne źródła w formie przypisów bibliograficznych.
Część lub nawet wszystkie informacje w artykule mogą być nieprawdziwe. Jako pozbawione źródeł mogą zostać zakwestionowane i usunięte.
Sprawdź w źródłach: Encyklopedia PWN • Google Books • Google Scholar • Federacja Bibliotek Cyfrowych • BazHum • BazTech • RCIN • Internet Archive (texts / inlibrary)
Po wyeliminowaniu niedoskonałości należy usunąć szablon {{Dopracować}} z tego artykułu.
Część lub nawet wszystkie informacje w artykule mogą być nieprawdziwe. Jako pozbawione źródeł mogą zostać zakwestionowane i usunięte.
Sprawdź w źródłach: Encyklopedia PWN • Google Books • Google Scholar • Federacja Bibliotek Cyfrowych • BazHum • BazTech • RCIN • Internet Archive (texts / inlibrary)
Po wyeliminowaniu niedoskonałości należy usunąć szablon {{Dopracować}} z tego artykułu.
PowerQUICC – układ powstały na bazie mikroprocesora PowerPC zintegrowanego z układem QUICC (QUad Integrated Communications Controller) znanego z mikrokontrolera Motorola CPU32, zaprojektowany przez MSIL (Motorola Silicon Israel Limited).
Mikroprocesory te znajdowały szerokie zastosowanie w urządzeniach telekomunikacyjnych. Zawierały specjalizowany układ CPM o architekturze RISC, który odciążał główny procesor od zadań związanych z komunikacją sieciową oraz posiadał dodatkowe funkcje dla DMA.
Układ PowerQUICC MPC860 był jednym z najczęściej stosowanych procesorów komunikacyjnych w routerach firmy Cisco pod koniec lat 90.
- p
- d
- e
Lista mikroprocesorów firmy Motorola/Freescale